summaryrefslogtreecommitdiff
path: root/gas/testsuite/gas/aarch64/sme2-i16i64-1.s
blob: 537669a1b9335d2a1b264506e38661d3600272e6 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
	add	za.d[w8, 0], { z0.d - z1.d }
	add	za.d[w8, 0, vgx2], { z0.d - z1.d }
	ADD	ZA.d[W8, 0, VGx2], { Z0.d - Z1.d }
	ADD	ZA.D[W8, 0, VGX2], { Z0.D - Z1.D }
	add	za.d[w11, 0], { z0.d - z1.d }
	add	za.d[w8, 7], { z0.d - z1.d }
	add	za.d[w8, 0], { z30.d - z31.d }
	add	za.d[w10, 3], { z10.d - z11.d }

	add	za.d[w8, 0], { z0.d - z3.d }
	add	za.d[w8, 0, vgx4], { z0.d - z3.d }
	ADD	ZA.d[W8, 0, VGx4], { Z0.d - Z3.d }
	ADD	ZA.D[W8, 0, VGX4], { Z0.D - Z3.D }
	add	za.d[w11, 0], { z0.d - z3.d }
	add	za.d[w8, 7], { z0.d - z3.d }
	add	za.d[w8, 0], { z28.d - z31.d }
	add	za.d[w11, 1], { z12.d - z15.d }

	add	za.d[w8, 0], { z0.d - z1.d }, z0.d
	add	za.d[w8, 0, vgx2], { z0.d - z1.d }, z0.d
	ADD	ZA.d[W8, 0, VGx2], { Z0.d - Z1.d }, Z0.d
	ADD	ZA.D[W8, 0, VGX2], { Z0.D - Z1.D }, Z0.D
	add	za.d[w11, 0], { z0.d - z1.d }, z0.d
	add	za.d[w8, 7], { z0.d - z1.d }, z0.d
	add	za.d[w8, 0], { z30.d - z31.d }, z0.d
	add	za.d[w8, 0], { z31.d, z0.d }, z0.d
	add	za.d[w8, 0], { z31.d - z0.d }, z0.d
	add	za.d[w8, 0], { z0.d - z1.d }, z15.d
	add	za.d[w9, 5], { z9.d - z10.d }, z6.d

	add	za.d[w8, 0], { z0.d - z3.d }, z0.d
	add	za.d[w8, 0, vgx4], { z0.d - z3.d }, z0.d
	ADD	ZA.d[W8, 0, VGx4], { Z0.d - Z3.d }, Z0.d
	ADD	ZA.D[W8, 0, VGX4], { Z0.D - Z3.D }, Z0.D
	add	za.d[w11, 0], { z0.d - z3.d }, z0.d
	add	za.d[w8, 7], { z0.d - z3.d }, z0.d
	add	za.d[w8, 0], { z28.d - z31.d }, z0.d
	add	za.d[w8, 0], { z31.d, z0.d, z1.d, z2.d }, z0.d
	add	za.d[w8, 0], { z31.d - z2.d }, z0.d
	add	za.d[w8, 0], { z0.d - z3.d }, z15.d
	add	za.d[w11, 2], { z23.d - z26.d }, z13.d

	add	za.d[w8, 0], { z0.d - z1.d }, { z0.d - z1.d }
	add	za.d[w8, 0, vgx2], { z0.d - z1.d }, { z0.d - z1.d }
	ADD	ZA.d[W8, 0, VGx2], { Z0.d - Z1.d }, { Z0.d - Z1.d }
	ADD	ZA.D[W8, 0, VGX2], { Z0.D - Z1.D }, { Z0.D - Z1.D }
	add	za.d[w11, 0], { z0.d - z1.d }, { z0.d - z1.d }
	add	za.d[w8, 7], { z0.d - z1.d }, { z0.d - z1.d }
	add	za.d[w8, 0], { z30.d - z31.d }, { z0.d - z1.d }
	add	za.d[w8, 0], { z0.d - z1.d }, { z30.d - z31.d }
	add	za.d[w10, 1], { z22.d - z23.d }, { z18.d - z19.d }

	add	za.d[w8, 0], { z0.d - z3.d }, { z0.d - z3.d }
	add	za.d[w8, 0, vgx4], { z0.d - z3.d }, { z0.d - z3.d }
	ADD	ZA.d[W8, 0, VGx4], { Z0.d - Z3.d }, { Z0.d - Z3.d }
	ADD	ZA.D[W8, 0, VGX4], { Z0.D - Z3.D }, { Z0.D - Z3.D }
	add	za.d[w11, 0], { z0.d - z3.d }, { z0.d - z3.d }
	add	za.d[w8, 7], { z0.d - z3.d }, { z0.d - z3.d }
	add	za.d[w8, 0], { z28.d - z31.d }, { z0.d - z3.d }
	add	za.d[w8, 0], { z0.d - z3.d }, { z28.d - z31.d }
	add	za.d[w11, 3], { z16.d - z19.d }, { z24.d - z27.d }